Explore le flux de conception RTL, l'intégration au niveau de la puce, les cellules standard et l'analyse de synchronisation statique dans la conception VLSI.
Couvre l'évolution des circuits intégrés numériques, l'impact des demandes du marché, les fonctionnalités modernes des circuits intégrés, l'histoire des microprocesseurs et la loi de Moore.
Explore le flux de conception du backend dans la conception ASIC semi-personnalisée, couvrant la mise en page, la génération d'arbre d'horloge et la préparation du ruban adhésif.
Explore l'évolution des systèmes numériques des transistors aux circuits intégrés et leur impact sur les applications grand public et les technologies IoT.
Explore l'histoire et l'importance des langages de description de matériel dans l'automatisation des processus de conception et la description du matériel parallèle.
Couvre les principes de base et l'architecture des FPGA (Field Programmable Gate Arrays) et leurs options de mise en œuvre pour les circuits numériques.
Explore les techniques de test pour les systèmes VLSI numériques, couvrant la modélisation des défauts, la génération de modèles de test et la conception pour la testabilité.
Introduit des schémas de configuration dans les circuits intégrés, couvrant les règles de conception, les schémas physiques et la prévention du verrouillage CMOS.
Plonge dans l'évolution et les limites potentielles de la loi de Moore, analysant son impact sur l'industrie des semi-conducteurs et l'innovation technologique.
Couvre les bases de la conception VLSI, y compris la mise à l'échelle, la technologie, le fonctionnement MOSFET et la mise en œuvre du circuit logique.
Explore l'évolution des systèmes numériques, des transistors aux circuits intégrés, en mettant l'accent sur l'impact de la loi de Moore et du travail pratique du FPGA.
Explore la mise en œuvre de portes logiques dans le matériau semi-conducteur, en se concentrant sur les technologies TTL et CMOS, les circuits intégrés, les dangers, les horloges, les bascules D et le débouncing des commutateurs.
Couvre la dissipation d'énergie dans les puces VLSI, en se concentrant sur le courant sous-seuil dans les transistors NMOS et les effets de la tension de seuil sur la consommation d'énergie.
Discute des techniques de synthèse logique pour concevoir des circuits numériques efficaces à partir de descriptions fonctionnelles et de tables de vérité.